Показать сообщение отдельно
Старый 18.08.2019, 09:01   #7588 (permalink)
Абориген
 
Регистрация: 07.12.2013
Сообщений: 1,534
Вы сказали Спасибо: 14
Поблагодарили 1,036 раз(а) в 554 сообщениях
Сказал(а) Фууу!: 3
Сказали Фууу! 1 раз в 1 сообщении
Откуда: МО
По умолчанию

Цитата:
Тоесть получается что ошибка L линии может зависеть и от верхней платы? Интересный нюанс...[COLOR="Silver"]
Ничего удивительного. На интерфейсной плате находятся лишь оконечные, согласующие физические уровни сигнала элементы KL-канала. А все их управление и логика работы определяется процессором через промежуточный "черный ящик" - CPLD XC9572.

----------

Цитата:
Получается на разлоченных процах 161CS и 167CI (или залоченных но с sys54.bin 23-ей версии), не смотря на ошибку 2115 в VAS-PC, отныне нет никаких препятствий в работе с PDU42patch3?
Глядя в код прошивки очень похоже на то.
С отключенной проверкой, до тех пор, пока не потребутся реальная работа на интерфейсе VPW.
Использование данных процессоров никаких ограничений по остальному функционалу создавать не должно. Включая полноценную работу с никому не нужными PWM и low-speed CAN, если интерфейсная плата укомплектована 6636 и 1054.
Правла я еще не рассматривал внимательно errata sheet на это семейство процессоров. Там могут оказаться нюансы, которые не отражены в основных даташитах.
veloseeped вне форума   Ответить с цитированием
Сказал Спасибо veloseeped за это сообщение:
lprot (18.08.2019)