Цитата:
[Только для зарегистрированных...]
--------------
В проц. на старом поменял в регистре SFR=0800 на =0000 (на новом нули были), ничего не дало все равно.
Правда на новом проц SAF, а на старом SAK, остальные буквы и цифры все одинаково.
|
Спасибо за материалы. Учитывая то что:
1. Блютуз не проверяется
2. Нижняя плата без крен, но с правильными оки, A5690 и проходит проверку в VAS
3. Оба проца CJ (SAK/SAF - не важно так как это касается температуры эксплуатации) и не блокированы от перепрограммирования, а также содержимое флеш проца, внешней флеш и еепром идентичны
4. Оперативка на обеих платах 55нс
Единственное что приходит на ум на данный момент - прошивка из PDU 42 проверяет ID малазийского флеш чипа и понимает что плата клон.
----------
Цитата:
надо вскрыть и глянуть еще раз во внутрь, спасибо! тесты вроде проходят нормально.
|
Фото платы с процом и памятью в студию в нормальном качестве и без наклеек на чипах :)
----------
Цитата:
Не может.
Чипы стираются секторами, а не по-байтно.
Ежели что-то не дотерли и понаписали сверху, то это будет cразу видно по характерным "разрывам" в дампе.
|
После того как поставишь PDU 41/42 там в папке VAS5054 будут *.cnf файлы в которых есть размеры и адреса по которым шьются одноименные бинари из той папки. По тем адресам и длинам надо сравнивать.
Ток там куча бинарей а пишется во внешнюю флеш только один из них если не ошибаюсь, остальное идет внутрь микроконтроллера Infineon...
Ну и надо учитывать что смещения в дампе флеша могут быть другими так как адреса в cnf это адресное пространство Infineonа.
А мусор во флеше может быть так как в зависимости как тестят на заводах, есть методика записи рандомных байт во флеш после стирания и повторное чтение. Если все совпало - ок. Ну а потом стирают и шьют только нужные сектора/блоки и тогда тяжело будет заметить куда залит бинарь из PDU.
PS: почему возникла мысль по поводу флеш ID. Тот бинарь, который отправляется жить во внешнюю флешку, там операционка CNX. В ней могли запилить доппроверку на ID флешки - если не в списке устанавливавшихся на ориг адаптер - ошибка
А вот у меня другой интересный вопрос - можно ли что-то закоротить/допаять чтоб тесты J1850 VPM/PWM заставили плату без оки и AU чипа проходить проверку VAS-PC?